Data Sheet of Mixtile Cluster Box

概要

Mixtile Cluster BoxはPCIeスイッチャで、PCIeインタフェースを通して最大4台のMixtile Blade 3をマウントすることができ、マルチノードコンピューティングを可能にします。単一のBlade 3ボードと比較して、このパワフルで多用途な4ノードクラスタリングは、コンピューティング性能の向上、ネットワークの高速化、ストレージ容量の拡張を実現します。

このスイッチャーは、デュアル冷却ファンを備えたカスタマイズ・シャーシに収められたバックプレーンと制御ボードで構成されています。ASM2824 PCIeスイッチチップにより、クワッドチャネルPCIe 3.0バックプレーンは、Blade 3ボード間のシームレスなデータ転送を可能にし、堅牢で中断のないパフォーマンスを実現します。

図1.クラスターボックス

主な特徴

  • 演算性能の向上

4ノードのクラスタは計算能力を強化し、複雑なタスクへの取り組み、データ量の多いアプリケーションの処理、ワークフローの高速化を容易にします。

  • シームレスな接続性と中断のないデータ伝送

ASM2824 PCIe Packet Switchチップによって駆動される最先端のバックプレーンは、Blade 3間のシームレスな接続と継続的なデータ転送を実現します。

  • 拡張されたストレージ容量

4つのNVMe M.2スロットは、SSDと完全な互換性を持つPCIe 3.0 x2をサポートします。重要なデータや大規模プロジェクトの保存に妥協することなく、ストレージをスケールアウトできます。

  • 効率的な冷却システムを備えたコンパクトサイズ

2基の60mmファンを内蔵したカスタマイズされた小型シャーシにより、システムは非常に小型でありながら安定かつスムーズに動作します。

技術仕様

スイッチASMedia ASM2824、4つのPCIe 3.0 4レーンポートをサポート
ストレージ・インターフェース4x NVMe M.2 M-Keyスロット(PCIe 3.0 x2(各スロット4xSATA3.0ポート(ブレード3に接続)
コネクティビティ4x U.2インターフェース(ブレード3に接続)
ネットワーク1x 100/1000 Mbpsイーサネット・ポート
PCIe拡張2x SFF-8643ポート(各PCIe 3.0 x4、アップストリーム対応)
扇風機60mmファン×2基
ソフトウェアサポートカスタマイズされたLinuxシステムとKubernetesのプリロード
パワー1x DCジャックポート、19~19.5 V 4.74 A電源入力青色LEDインジケータ付き電源ボタン
素材メタルケース、SGCCスチール
寸法213 mm x 190 mm x 129 mm
T温度動作時0°C~80°C保存:-20°C~85°C
相対湿度動作中10%~90%Sストレージ:5%から95%
表1.クラスターボックスの技術仕様

機能説明

マイクロコントローラー

MediaTek MT7620A ルーター・オン・ア・チップ

  • 組み込みMIPS24KEc(580MHz)、64KB Iキャッシュおよび32KB Dキャッシュ搭載
  • 256MBのDDR2
  • 16MバイトSPIフラッシュ
  • ファームウェアOpenWrtシステム

スイッチ

ASM2824 PCIeパケットスイッチ

  • アップストリームPCIeインターフェース
  • 1、2、4、または8レーンPCIe®ルートポート接続
  • 起動時にレーン構成を自動検出
  • 1レーンあたり2.5Gb(250MB/秒)、5Gb(500MB/秒)の転送レートをサポート
  • ダウンストリームPCIeインターフェース
  • 最大12個のPCIe®ポートをサポートする16レーンPCIe® 3.1インターフェース
  • L0s/L1/L23/L3パワー・セーブ・ステートをサポート
  • L1サブステート・ディープ・パワー・セービング・モードをサポート
  • S3/S4のウェイクアップ機能をサポート
  • 個別制御によるポートディセーブルをサポート
  • サポートLTR
  • AERのサポート
  • アップストリームポートとダウンストリームポートの両方でSRISをサポート。
  • 最大ペイロードサイズ = 512 バイト
  • ホットプラグ対応、驚きの取り外し

コネクティビティ

U.2インターフェース

U.2インターフェイスは、標準SATA信号、SATA 3.0信号、PCIe 3.0 X4信号(4レーンPCIe 3.0)、メインボード用12Vまたは19V電源出力を備えた68ピンU.2コネクタを採用。

ピン #ピン名信号の説明ディレクションピン・タイプ
2SATA_TXPSATAトランスミットプラス出力SATA PHY
3SATA_TXNSATA送信出力SATA PHY
5SATA_RXNSATAレシーブインプットSATA PHY
6SATA_RXPSATAレシーブインプットSATA PHY
8pcie30_port1_refclkpPCIE3.0リファレンスクロック 1+インプットPCIe PHY
9pcie30_port1_refclknPCIE3.0リファレンスクロック1インプットPCIe PHY
11pcie30x4_clkreqnPCIE3.0クロック要求ビディールオープンドレイン-3.3V
12pcie30x4_perstnPCIE3.0リセットビディールオープンドレイン-3.3V
14PCIE30X4_WAKENPCIE3.0 ウェイクインプットオープンドレイン-3.3V
17M.2_DETM.2プラグ検出インプットオープンドレイン-3.3V
22LEDLEDパワーインプットパワー
23保護区GPIOビディールCMOS-3.3V
2619V19Vメイン電源出力パワー
2719V19Vメイン電源出力パワー
2819V19Vメイン電源出力パワー
33pcie30_port0_tx3pPCIe3.0トランスミット 3+出力PCIe PHY
34pcie30_port0_tx3nPCIe3.0送信3出力PCIe PHY
36pcie30_port0_rx3nPCIe3.0レシーブ3インプットPCIe PHY
37pcie30_port0_rx3pPCIe3.0レシーブ3インプットPCIe PHY
39pcie30_port0_tx2pPCIe3.0トランスミット 2+出力PCIe PHY
40pcie30_port0_tx2nPCIe3.0送信2出力PCIe PHY
42pcie30_port0_rx2nPCIe3.0レシーブ2インプットPCIe PHY
43pcie30_port0_rx2pPCIe3.0レシーブ 2+インプットPCIe PHY
45pcie30_port0_tx1pPCIe3.0トランスミット 1+出力PCIe PHY
46pcie30_port0_tx1nPCIe3.0送信1出力PCIe PHY
48pcie30_port0_rx1nPCIe3.0レシーブ1インプットPCIe PHY
49pcie30_port0_rx1pPCIe3.0レシーブ 1+インプットPCIe PHY
51電源オンMB パワーオン制御GPIOビディールオープンドレイン-3.3V
56UART_TXDUART送信出力CMOS-3.3V
57UART_RXDUART受信インプットCMOS-3.3V
59リセットMB リセット制御 GPIOビディールオープンドレイン-3.3V
61pcie30_port0_tx0pPCIe3.0トランスミット 0+出力PCIe PHY
62pcie30_port0_tx0nPCIe3.0 送信 0出力PCIe PHY
64pcie30_port0_rx0nPCIe3.0 受信 0インプットPCIe PHY
65pcie30_port0_rx0pPCIe3.0レシーブ 0+インプットPCIe PHY
67DPE_CLKN0PCIE3.0リファレンスクロック 0+インプットPCIe PHY
68DPE_CLKP0PCIE3.0リファレンスクロック0インプットPCIe PHY
表 2.U.2ピンの説明

M.2インターフェース

M.2インターフェイスは、標準的なPCIE3.0 X2信号とPCIEモジュール3.3 V電源出力用の77ピンM.2コネクタを採用しています。ストレージ容量を増やすために外付けSSDに使用することができます。

ピン #ピン名信号の説明ディレクションピン・タイプ
3M.2_DETM.2プラグ検出インプットオープンドレイン-3.3V
29m2_pcie30_port0_rx1nPCIe3.0レシーブ1インプットPCIe PHY
31m2_pcie30_port0_rx1pPCIe3.0レシーブ 1+インプットPCIe PHY
35m2_pcie30_port0_tx1nPCIe3.0送信1出力PCIe PHY
37m2_pcie30_port0_tx1pPCIe3.0トランスミット 1+出力PCIe PHY
41m2_pcie30_port0_rx0nPCIe3.0 受信 0インプットPCIe PHY
43m2_pcie30_port0_rx0pPCIe3.0レシーブ 0+インプットPCIe PHY
47m2_pcie30_port0_tx0nPCIe3.0 送信 0出力PCIe PHY
49m2_pcie30_port0_tx0pPCIe3.0トランスミット 0+出力PCIe PHY
53pcie30_port1_refclknPCIE3.0リファレンスクロック 1+インプットPCIe PHY
55pcie30_port1_refclkpPCIE3.0リファレンスクロック1インプットPCIe PHY
2VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
4VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
12VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
14VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
16VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
18VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
50PCIE30X4_PERSTnPCIE3.0リセットビディールオープンドレイン-3.3V
52PCIE30X4_CLKREQnPCIE3.0クロック要求ビディールオープンドレイン-3.3V
54PCIE30X4_WAKENPCIE3.0 ウェイクインプットオープンドレイン-3.3V
70VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
72VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
74VCC3V3_PCIE3.3V M.2モジュール電源出力パワー
表 3.M.2ピンの説明

100/1000 Mbpsイーサネット・コントローラ

  • 同一のイーサネット・コントローラを2台サポート
  • RGMIIインターフェースで10/100 Mbpsデータ転送レートをサポート
  • RMIIインターフェースで10/100 Mbpsデータ転送レートをサポート
  • 全二重と半二重の両方をサポート
  • 受信フレームのIEEE 802.1Q VLANタグ検出をサポート
  • LANウェイクアップフレームおよびAMDマジックパケットフレームの検出をサポート
  • IPv4またはIPv6データグラムにカプセル化されたIPv4ヘッダー・チェックサムおよびTCP、UDP、ICMPチェックサムのチェックをサポート。
  • TCPセグメンテーション・オフロード(TSO)とUDPフラグメンテーション・オフロード(UFO)のサポート

SATAインターフェース

  • シリアルSATA 3.3およびAHCIリビジョン1.3.1に対応
  • サポートeSATA
  • 1.5Gb/秒、3.0Gb/秒、6.0Gb/秒をサポート
  • 3つのSATAコントローラをサポート

SFF-8643

  • 最新のSAS 3.0仕様に準拠し、12Gb/秒のデータ転送プロトコルをサポート
  • 最大4ポート(4レーン)のSASデータをサポート。
ピン #ピン名信号の説明ディレクションピン・タイプ
A1CLK0P_8643SFF-8643 SASリファレンス・クロック出力PCIe PHY
A2CLK0N_8643SFF-8643 SASリファレンスクロック出力PCIe PHY
A4UPE_RXP1SFF-8643 SASレシーブ 1+インプットPCIe PHY
A5UPE_RXN1SFF-8643 SASレシーブ1インプットPCIe PHY
A7UPE_RXP3SFF-8643 SASレシーブ 3+インプットPCIe PHY
A8UPE_RXN3SFF-8643 SASレシーブ3インプットPCIe PHY
C1USB_IN_DPUSB2.0データビディールUSB PHY
C2USB_IN_DMUSB2.0データビディールUSB PHY
C4UPE_TXP1SFF-8643 SASトランスミット 1+出力PCIe PHY
C5UPE_TXN1SFF-8643 SASトランスミット1出力PCIe PHY
C7UPE_TXP3SFF-8643 SASトランスミット 3+出力PCIe PHY
C8UPE_TXN3SFF-8643 SASトランスミット3出力PCIe PHY
B18643_RESETSFF-8643 リセット制御ビディールオープンドレイン-3.3V
B28643_SELSFF-8643セルGPIOビディールCMOS-3.3V
B48643_RXP0SFF-8643 SAS レシーブ 0+インプットPCIe PHY
B58643_RXN0SFF-8643 SAS レシーブ 0インプットPCIe PHY
B7UPE_RXP2SFF-8643 SASレシーブ 2+インプットPCIe PHY
B8UPE_RXN2SFF-8643 SASレシーブ2インプットPCIe PHY
D48643_TXP0SFF-8643SASトランスミット0以上出力PCIe PHY
D58643_TXN0SFF-8643 SAS 転送 0出力PCIe PHY
D7UPE_TXP2SFF-8643 SASトランスミット 2+出力PCIe PHY
D8UPE_TXN2SFF-8643 SASトランスミット2出力PCIe PHY
表 4.SFF-8643 ピンの説明

UART

システムDEBUGの代表的なコネクタ。

ピン #ピン名シグナルの説明ディレクションピン・タイプ
1UART_RXUART受信ビディールパワー
2UART_TXUART送信ビディールオープンドレイン-3.3V
3GNDGNDビディールパワー
表 5.UART ピンの説明

ブロック図

図2.クラスターボックスのブロック図

テクニカルサポート

MIXTILEのテクニカルサポートチームがお客様のご質問にお答えします。下記の方法でお問い合わせください。

この記事は役に立ちましたか?

関連記事